Gen2 seriële rapidio en lage kosten, laag vermogen FPGAS
Aangezien bandbreedtevereisten voor toepassingen zoals draadloze, blijven draadloze en medische/beeldvormingsverwerking blijven groeien, zijn ontwerpers afhankelijk van de toolsets die nodig zijn om ze te bieden van de realtime signaalverwerkingsmogelijkheden die nodig zijn.
DSP- en Network Processing Unit (NPU) -apparaten, in combinatie met lage kosten, laag vermogen FPGA's die Gen2 Serial Rapidio (SRIO) ondersteunen, kunnen een ideaal platform bieden voor het aangaan van uitdagingen zoals hoge snelheidsverwerking, een snel toenemende abonneebasis en kosten en Krachtbeperkingen.
Download deze whitepaper voor meer informatie.
Lees verder
Door dit formulier in te dienen gaat u hiermee akkoord Lattice Semiconductor Corporation contact met u opnemen marketinggerelateerde e-mails of telefonisch. U kunt zich op elk moment afmelden. Lattice Semiconductor Corporation websites en communicatie is onderworpen aan hun privacyverklaring.
Door deze bron aan te vragen gaat u akkoord met onze gebruiksvoorwaarden. Alle gegevens zijn beschermd door onzePrivacyverklaring. Als u nog vragen heeft, kunt u mailen dataprotection@techpublishhub.com
Gerelateerde categorieën:Componenten, Ingebed, Stroom


Meer bronnen van Lattice Semiconductor Corporation

CMOS naar MIPI D-Phy Interface Bridge Soft IP...
MIPI D-phy is een praktische PHY voor typische camera- en weergavetoepassingen. Het is ontworpen om de traditionele parallelle bus te vervangen op ...

Het verlagen van kosten en stroom in consumen...
De noodzaak om te reageren op veranderende marktnormen in een gecomprimeerde tijdstip naar marktvenster heeft geleid tot het wijdverbreide gebruik ...

Met behulp van lage kosten, niet-vluchtige PL...
Systeemontwerpers worden geconfronteerd met voortdurende druk om aan hun ontwikkelingsschema's te voldoen en moeten ontwerpen met minimale inspanni...