Gen2 seriële rapidio en lage kosten, laag vermogen FPGAS
Aangezien bandbreedtevereisten voor toepassingen zoals draadloze, blijven draadloze en medische/beeldvormingsverwerking blijven groeien, zijn ontwerpers afhankelijk van de toolsets die nodig zijn om ze te bieden van de realtime signaalverwerkingsmogelijkheden die nodig zijn.
DSP- en Network Processing Unit (NPU) -apparaten, in combinatie met lage kosten, laag vermogen FPGA's die Gen2 Serial Rapidio (SRIO) ondersteunen, kunnen een ideaal platform bieden voor het aangaan van uitdagingen zoals hoge snelheidsverwerking, een snel toenemende abonneebasis en kosten en Krachtbeperkingen.
Download deze whitepaper voor meer informatie.
Lees verder
Door dit formulier in te dienen gaat u hiermee akkoord Lattice Semiconductor Corporation contact met u opnemen marketinggerelateerde e-mails of telefonisch. U kunt zich op elk moment afmelden. Lattice Semiconductor Corporation websites en communicatie is onderworpen aan hun privacyverklaring.
Door deze bron aan te vragen gaat u akkoord met onze gebruiksvoorwaarden. Alle gegevens zijn beschermd door onzePrivacyverklaring. Als u nog vragen heeft, kunt u mailen dataprotection@techpublishhub.com
Gerelateerde categorieën:Componenten, Ingebed, Stroom
Meer bronnen van Lattice Semiconductor Corporation
Vooraf getest systeem-op-chip ontwerp versnel...
Veel gematigde programmeerbare Logic Device (PLD) -ontwerpen, met name die in het besturingsvlaktoepassingen, bestaan uit een aantal interfac...
Betrouwbare reset -generatie voor TI TMS320C6...
Elke microprocessor of DSP vereist een resetgeneratorcircuit of IC om twee functies uit te voeren: (1) opstarten vanuit een vaste toestand nadat de...
Video -display interfaces implementeren met M...
Lattice Semiconductor heeft een display -interface ontwikkeld in de Machxo2 PLD -familie. Omdat deze interface nu wordt ondersteund in Machxo2 -app...
