Praktisch low power CPLD -ontwerp
Elke ingenieur die betrokken is bij draagbare of handheld -producten weet dat het minimaliseren van stroomverbruik een absolute vereiste is voor de ontwerpen van vandaag. Maar alleen de veteranen begrijpen de subtiele maar belangrijke details die de batterijduur van een systemen tot het maximum kunnen strekken.
In deze white paper roostice richt halfgeleider zich op hoe die doorgewinterde experts ultra-lage-kracht complexe programmeerbare logische apparaten (CPLD's) gebruiken om elke laatste microwatt uit de I/O-subsystemen van hun ingebedde ontwerpen te wringen.
Download voor meer informatie.
Lees verder
Door dit formulier in te dienen gaat u hiermee akkoord Lattice Semiconductor Corporation contact met u opnemen marketinggerelateerde e-mails of telefonisch. U kunt zich op elk moment afmelden. Lattice Semiconductor Corporation websites en communicatie is onderworpen aan hun privacyverklaring.
Door deze bron aan te vragen gaat u akkoord met onze gebruiksvoorwaarden. Alle gegevens zijn beschermd door onzePrivacyverklaring. Als u nog vragen heeft, kunt u mailen dataprotection@techpublishhub.com
Gerelateerde categorieën:Batterij, Componenten, Displays, Industrieel, Ingebed, Relais, Schakelaars, Stroom, Verwerkers, Weerstanden


Meer bronnen van Lattice Semiconductor Corporation

Ontwerpen voor laag vermogen
Het stroomverbruik wordt een steeds belangrijker wordende variabele als het gaat om het berekenen van opex en CO2 -voetafdruk voor telecominfrastru...

CMOS naar MIPI D-Phy Interface Bridge Soft IP...
MIPI D-phy is een praktische PHY voor typische camera- en weergavetoepassingen. Het is ontworpen om de traditionele parallelle bus te vervangen op ...

Platformbeheer met behulp van goedkope niet-v...
Power-up controle, algemene I/O-uitbreiding, spanningsniveau-vertaling en interface-overbrugging zijn gemeenschappelijke functies in telecominfrast...