Praktisch low power CPLD -ontwerp
Elke ingenieur die betrokken is bij draagbare of handheld -producten weet dat het minimaliseren van stroomverbruik een absolute vereiste is voor de ontwerpen van vandaag. Maar alleen de veteranen begrijpen de subtiele maar belangrijke details die de batterijduur van een systemen tot het maximum kunnen strekken.
In deze white paper roostice richt halfgeleider zich op hoe die doorgewinterde experts ultra-lage-kracht complexe programmeerbare logische apparaten (CPLD's) gebruiken om elke laatste microwatt uit de I/O-subsystemen van hun ingebedde ontwerpen te wringen.
Download voor meer informatie.
Lees verder
Door dit formulier in te dienen gaat u hiermee akkoord Lattice Semiconductor Corporation contact met u opnemen marketinggerelateerde e-mails of telefonisch. U kunt zich op elk moment afmelden. Lattice Semiconductor Corporation websites en communicatie is onderworpen aan hun privacyverklaring.
Door deze bron aan te vragen gaat u akkoord met onze gebruiksvoorwaarden. Alle gegevens zijn beschermd door onzePrivacyverklaring. Als u nog vragen heeft, kunt u mailen dataprotection@techpublishhub.com
Gerelateerde categorieën:Batterij, Componenten, Displays, Industrieel, Ingebed, Relais, Schakelaars, Stroom, Verwerkers, Weerstanden


Meer bronnen van Lattice Semiconductor Corporation

Flash -corruptie: software -bug of voedingssp...
Flash -geheugen wordt vaak gebruikt om firmware op te slaan in ingebedde systemen. Af en toe wordt de firmware die in sommige systemen is opgeslage...

2: 1 MIPI CSI-2 Bridge Soft IP
In sommige gevallen hebben mobiele applicatieprocessors (AP) mogelijk niet voldoende interfaces om het aantal beeldsensorinvoer te ondersteunen dat...

Serdes-interfaces met hoge snelheid in FPGA's...
Lattice Semiconductor heeft twee goedkope FPGA -families geïntroduceerd met Serdes, de LatticeECP2M, geïntroduceerd in 2007, en de meest recente ...